摘要:本文详细介绍了 USB总线的光隔离接口的隔离原理、硬件组成及控制程序的设计。该实现方案采用先进的高速光隔离技术和 CPLD控制技术,对基于 USB的测试与测量的设备、...
分类:嵌入式系统/ARM技术 时间:2009-08-04 阅读:3264 关键词:基于CPLD的USB总线的隔离接口实现TUSB2046BXC95144XLSP5301CPLDUSB总线接口
摘要:针对柔性化制造的要求,构建了以DSP+CPLD为基础的数控系统平台。该平台集成度高、稳定性强,能实现生产过程的高速度、高要求,实现了基于CPLD的可重构设计,提高了系统的柔性。在控制算法上,采用单神经元PID ...
分类:EDA/PLD/PLC 时间:2009-07-17 阅读:2828 关键词:基于 DSP+CPLD 可重构数控系统的设计DSPCPLD 数控系统
0 引 言 传统的数据采集系统一般采用单片机,系统大多通过PCI总线完成数据的传输。其缺点是数学运算能力差;受限于计算机插槽数量和中断资源;不便于连接与安装;易受机箱内电磁环境的影响。这些问题遏制了基于PC...
分类:EDA/PLD/PLC 时间:2009-06-26 阅读:2447 关键词:基于CPLD/FPGA高速数据采集系统的设计P89C51RD2ADS1211LPC2105AD9288CPLDFPGA数据采集
引言 显示系统在工业、农业及日常生活中扮演着越来越重要的角色,因此,对其进行设计与研究具有十分重要的意义。 CPLD(Complex Programmable Logic Device;复杂可编...
分类:EDA/PLD/PLC 时间:2009-06-17 阅读:3712 关键词:基于CPLD的VGA视频显示系统的设计应用XC95144XLADV7123TMS320C6416TCPLD视频显示系统
LatticeispLEVER开发工具中关于ispMACH4000系列CPLD的一些常用constraint选项要点如下:1.Dt_synthesisEDAYes:允许fitter使用宏单元中的T触发器来节省乘积项(PT)资源。建议选Yes。2.X
分类:EDA/PLD/PLC 时间:2009-03-03 阅读:2486 关键词:ispMACH 4000系列CPLD优化参数指南CPLD
CPLD和FPGA都支持边界扫描(JTAG)模式,JTAG端口用于边界扫描测试、器件配置、应用诊断等,符合IEEE 1532/IEEE 1149,1规范。每个CPLD/FPGA器件都有专用的JTAG端口,JTAG端口有4个引脚,具体描述见表1。 通过JTA...
分类:EDA/PLD/PLC 时间:2008-12-08 阅读:3681 关键词:CPLD/FPGA器件的配置方法1149CPLDFPGA
实现PLD器件功能最关键的技术是计算机辅助设计(CAD)。CAD技术和设计软件及开发环境对于 CPLD/FPGA的设计至关重要,尤其是FPGA器件更依赖于开发软件,CPLD/FPGA器件厂商都推出了自己的集成 开发环境(IDE),Xilinx...
分类:EDA/PLD/PLC 时间:2008-12-08 阅读:2490 关键词:CPLD/FPGA器件的开发过程CPLDFPGA
常用CPLD芯片有:Xilinx公司的XC9500/XL/XV系列,低功耗的CoolRunner系列;Altera的低成本MAX3000/A系列,高性能MAX7000S/AE/B系列。 下面以Xilinx的XC9500XL系列CPLD为例来说明该类器件的命名规则,如图1所示。...
分类:EDA/PLD/PLC 时间:2008-12-08 阅读:6712 关键词:复杂可编程逻辑器件CPLD常用器件型号可编程逻辑器件CPLD
1.基于乘积项的CPLD结构 CPLD的结构是基于乘积项(Product-Term)的,现在以Xilinx公司的XC9500XL系列芯片为例介绍CPLD的 基本结构,如图1所示,其他型号CPLD的结构与此非常类似。 CPLD可分为3部分:功能模...
分类:EDA/PLD/PLC 时间:2008-12-08 阅读:8367 关键词:复杂可编程逻辑器件CPLD的基本结构可编程逻辑器件CPLD
利用VHDL设计的测频模块逻辑结构如图13.4所示,其中有关的接口信号规定女口^阝: (1)TF(P2.7):TF=0时等测频; TF=1时测脉宽。 (2)CLR/TRIG(P2.6):当TF=0时系统全清零功能;当TF=1时CLRTRIG的上跳...
分类:基础电子 时间:2008-10-13 阅读:3503 关键词:CPLD/FPGA测频专用模块的VHDL程序设计模块
CPLD/FPGA+MCU综合应用系统联合调试设备的联接示意图如图所示。 如图 联接示意图
分类:EDA/PLD/PLC 时间:2008-10-11 阅读:1614 关键词:EDA的CPLD/FPGA+MCU系统联合调试设备的联接EDA
SD(Secure Digital)卡的应用越来越广泛,甚至在很多系统中需要多块SD卡。一些主机(Intel PXA270、TI OMAP或Qualcornm MSM Processors)仅有一个SD卡接口,因此需要通过其他方式来扩展。本节介绍一种用CPLD扩展多块SD...
分类:其它 时间:2008-09-19 阅读:1899 关键词:Coo1Runner-Ⅱ器件CPLD实现一个双向多路通道PXA270
(1)模式寄存器:定义DE控制器工作模式。(2)命令地址寄存器:选择控制块和命令块寄存器。(3)PIO读/写数据寄存器:保存IDE读/写数据。(4)命令寄存器:指定IDE总线上的读/写操作。(5)中断使能寄存器:更新SRAM状态。(6)...
分类:其它 时间:2008-09-19 阅读:2066 关键词:Coo1Runner-Ⅱ器件实现CPLD寄存器Coo1Runner-Ⅱ/寄存器
1.CPLD设计 本设计有VHDL和Verilog两种描述,CPLD首先译码系统命令,然后产生对NAND FLASH的相应操作。CPLD主要完成以下4个任务。 (1)解码读/写地址总线。 (2)解释地址总线命令。 (3)产生NAND Flash控...
分类:EDA/PLD/PLC 时间:2008-09-19 阅读:1591 关键词:Coo1Runner-Ⅱ器件实现设计范例和实现CPLD设计XC2C32A
Coo1Runner-Ⅱ器件实现设计范例和实现CPLD的原理图
CPLD的原理框图如图所示。 如图 CPLD的原理框图 行扫描线由移位寄存器输出驱动,在时钟ck的驱动下移位寄存器工作,同一时间只有一位行线为“0”。列线全部接有内部上拉,在没有键按下的情况下,列线全为“1”...
分类:EDA/PLD/PLC 时间:2008-09-19 阅读:1739 关键词:Coo1Runner-Ⅱ器件实现设计范例和实现CPLD的原理图
CoolRunner-II PC控制器CPLD设计框图如图所示,主要包括微控制器接口和I2C接口两个部分,图中各信号定义如表所示。 如图 I2C控制器CPLD设计框图 如表 I2C控制器CPLD设计框图中的各信号定义
分类:工业电子 时间:2008-09-18 阅读:2383 关键词:CoolRunner-II I2C控制器CPLD设计框图CoolRunner-II/控制器
(1)工作流程 CPLD控制ADC初始化并读回12位转换结果,将其解串为16位存储在SRAM中。此过程由两个状态机实现,如图1所示。 CPLD配置ADC内部每一个寄存器,紧接着一个“...
分类:其它 时间:2008-09-17 阅读:2169 关键词:CoolRunner-II CPLD设计CoolRunner-II/CPLD设计
LED点阵显示屏使用高亮度LED发光管构成点阵,通过编程控制可以显示中英文字符、图形及视频动态图形.LED显示以其组构方式灵活、亮度高、技术成熟、成本低廉等特点...
分类:光电显示/LED照明 时间:2008-09-02 阅读:4202 关键词:基于CPLD的LED显示控制板LED显示
在系统编程(ISP)器件是在20世纪90年代出现的的可编程器件,它无须编程,可通过PC机经下载电缆直接对安装在用户目标版上的ISP器件重复编程,实现系统重构,它给电子产品的设计和产生带来了革命性的变化...
分类:其它 时间:2008-09-02 阅读:4253 关键词:用CPLD实现的数字钟控系统数字钟控
电子封装是一个富于挑战、引人入胜的领域。它是集成电路芯片生产完成后不可缺少的一道工序,是器件到系统的桥梁。封装这一生产环节对微电子产品的质量和竞争力都有极大的影响。按目前国际上流行的看法认为,在微电子...
分类:基础电子 时间:2008-08-27 阅读:1792 关键词:[FPGA/CPLD]集成电路封装知识PACKAGEPLCCLEADSINGLEDUALPACKCARRIERLEADEDLEADLESSQUADPACKAGINGPLASTIC