可预设数字式定时器电路图
出处:worminight 发布于:2011-05-27 22:38:01 | 3759 次阅读
可预设数字式电路
如图IC3 与Rl 、R2 、Cl 及VDl 、VD2 共同组成一个超低频的脉冲。十进制计数/CD40l7 将时基脉冲振荡器输入的时基脉冲进行分频,它有10 个输出端,本电路用到其中的7个。上电后IC2 的QO 首先输出高电平,当个时基脉冲输入后,Ql 输出高电平。此后,每当输入一个时基脉冲,lC2 的输出前移一位,定时时间增加5 分钟,直至Q6 输出高电平为止。ICl 组成于动式数字调整预置电路,当按动预置按钮SBl 后,就有一个计数脉冲输人ICI,它的输出端就前移一位,移位数为6 位,每一挡位为5 分钟,最长预置时间为30 分钟。VDlO~VD16 组-成预置电路的控制门, VD20~VD26 组成时基分频输出的控制门, VD3l~VD36 组成提示音响信号输出的控制门。
该电路可以通过改变Rl 、R2 或Cl 的数值,改变时基脉冲的长度,从而改变定时时间。也可以将ICl 、IC2 的10 个输出端全部利用并增加相应的隔离,扩大定时电路的调节范围。
上一篇:分离元件可调定时器电路
下一篇:袖珍的电子定时催眠按摩器电路图
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,//tgdrjb.cn,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。